[첨단 헬로티] 실리콘랩스(Silicon Labs)는56G PAM-4(Pour-level pulse-Amplitude Modulation) SerDes와 새롭게 떠오르는 112G 시리얼 애플리케이션의 고성능 클럭 요건을 충족하기 위해 자사의 타이밍 제품군을 확장한다고 밝혔다. 이번 제품군 확장으로, 실리콘랩스는 100/200/400/600G 설계용으로 100fs 미만의 레퍼런스 클럭 지터 요건을 여유 있게 만족하는 클럭 발생기와 지터 감쇠 클럭, VCXO(Voltage-Controlled Crystal Oscillator), XO 제품에 대한 방대한 선택권을 제공하는 유일한 타이밍 공급회사가 됐다. 브로드컴, 인파이, 인텔, MACOM, 마벨, 미디어텍, 자일링스를 포함한 선도적인 스위치 SoC, PHY, FPGA, ASIC 반도체 제조회사들은 보다 큰 대역폭의 100G+ 이더넷과 광 네트워크 설계를 지원하기 위해 56G PAM-4 SerDes 기술로 옮겨가는 추세다. 56G SerDes 레퍼런스 클럭의 엄격한 요건을 충족하기 위해, 하드웨어 개발자들은 100fs(typ) 미만 RMS 위상 지터 규격의 클럭 제품을 요구하는 경우가 많다. 통상적으로 이러한 설
이동통신 시스템의 JESD204B 인터페이스에 최적화 신호처리 어플리케이션용 반도체 분야 기업인 아나로그디바이스(Analog Devices Inc.)에서 고성능 클럭 지터 클리너 HMC7044를 출시했다. 이 제품은 기지국 또는 중계기와 같은 이동통신 시스템 설계 시 고속 데이터 컨버터와 FPGA(field-programmable gate array) 사이의 JESD204B 직렬 인터페이스 표준을 지원하도록 설계됐다. HMC7044는 50fs로 극히 낮은 지터 성능을 구현해 고속 데이터 컨버터의 SNR(signal-to-noise ratio) 성능과 동적 범위를 향상시킨다. 뿐만 아니라 저잡음의 14개 출력 포트를 지원하고, LVDS나 LVPECL 또는 CML과 같은 인터페이스 설정이 가능하며 다양한 종류의 부품을 여러 개 연결할 수 있는 유연성을 제공한다. 이외에도 광범위한 클럭 관리‧분배 기능을 제공하기 때문에 한 개의 디바이스로 시스템에 필요한 전체 클럭의 설계가 가능해지고, 소스 동기화와 샘플‧프레임 정렬(SYSREF) 클럭을 발생시킴으로써 JESD204B 시스템 설계를 매우 간소화 시킬 수 있다. 또 다른 특징으로, HMC70