반도체설계자동화(EDA) 툴 업체인 케이던스(Cadence)가 Arm의 ‘VLSI 기초과정–실습 교육키트’에 케이던스 디지털 임플리멘테이션 소프트웨어를 활용해 교육키트를 최적화할 수 있도록 지원한다고 2일 밝혔다.
업체 관계자에 따르면 VLSI(very large scale integrated circuit) 교육키트는 Arm의 유니버시티 프로그램인 AUP에서 지난해 발표한 실습 교육키트로, 20개의 모듈이 포함되어 있고, 강의 슬라이드 및 실습으로 구성돼 10~12주 일정의 일반 학부 과정에 적용할 수 있다.
이 관계자는 “교육생들은 이를 통해 전기장 효과, 채널길이 변조, 문턱 전압 효과/누출로 인한 비이상적 트랜지스터의 특성, 잡음, 직류(DC) 응답/RC 지연 모델을 포함한 CMOS 회로의 특성 추정 방법을 학습할 수 있다. 온칩(on-chip) 와이어의 저항, 정전 용량 추정, 온칩(on-chip) 와이어에서 와이어 지연, 전력소비 및 혼선 최적화 방법 등에 대해서도 학습할 수 있다”고 말했다.
칩 설계에서 다양한 지식도 습득할 수 있어 VLSI에 대한 이해를 심화시킬 수 있다는 게 이 관계자의 설명이다. 테스트의 중요성과 고장 고착, 자동 테스트 패턴 생성(Automatic Test Pattern Generation), 내장된 자체 테스트 기능(Built in Self-Test), 다른 SRAM 아키텍처, 회로의 전원 소산원, 전력손실 제어, 온칩 변동의 원인/효과, DC 전송 특성 등 심화학습도 가능하다고 덧붙였다.
이 관계자는 또 △케이던스의 디지털 임플리멘테이션 소프트웨어인 ‘지너스 합성 솔루션(Genus Synthesis Solution)’을 이용해 하드웨어 언어에서 로직 게이트 합성 △‘이노버스 임플리멘테이션 시스템(Innovus Implementation System)’을 사용해 로직게이트 설계 배치/라우팅, 회로설계도, 레이아웃을 이용한 칩 설계 등 다양한 실습이 가능하다고 덧붙였다.
그는 “VLSI 교육키트는 케이던스 아카데미 네트워크(Cadence Academic Network) 웹사이트에서 등록한 후 ‘VLSI 기초과정- 실습 교육키트(VLSI Fundamentals:A Practical Approach Kit)’를 다운로드 할 수 있다”고 전했다.